פּראָדוקט פּראָפּערטיעס:
טיפּ | באַשרייַבן |
קאַטעגאָריע | ינטעגראַטעד קרייַז (יק) עמבעדיד - מיקראָקאָנטראָללערס |
פאַבריקאַנט | NXP USA ינק. |
סעריע | MPC56xx קאָריוווואַ |
פּעקל | טאַץ |
פּראָדוקט סטאַטוס | אין סטאק |
האַרץ פּראַסעסער | e200z0h |
קערנעל באַשרייַבונג | 32-ביסל איין האַרץ |
גיכקייַט | 64 מהז |
קאַנעקטיוויטי | CANbus, I²C, LIN, SCI, SPI |
פּעריפעראַלס | DMA, POR, PWM, WDT |
נומער פון איך / אָ | 79 |
פּראָגראַם סטאָרידזש קאַפּאַציטעט | 512KB (512K X 8) |
פּראָגראַם זכּרון טיפּ | בליץ |
EEPROM קאַפּאַציטעט | 64K X 8 |
באַראַן גרייס | 32K X 8 |
וואָולטידזש - מאַכט צושטעלן (Vcc/Vdd) | 3וו ~ 5.5וו |
דאַטן קאַנווערטער | א/ד 28קס10ב |
אַסאַלייטער טיפּ | ינערלעך |
אַפּערייטינג טעמפּעראַטור | -40°C ~ 85°C (TA) |
ייַנמאָנטירונג טיפּ | ייבערפלאַך בארג טיפּ |
פּעקל / אָפּצוימונג | 100-LQFP |
סאַפּלייער מיטל פּאַקקאַגינג | 100-LQFP (14x14) |
יקערדיק פּראָדוקט נומער | SPC5604 |
סוויווע און עקספּאָרט קלאַסאַפאַקיישאַן:
אַטריביוץ | באַשרייַבן |
RoHS סטאַטוס | קאָמפּליאַנט מיט ROHS3 ספּעסאַפאַקיישאַנז |
מויסטשער סענסיטיוויטי מדרגה (MSL) | 3 (168 שעה) |
REACH סטאַטוס | ניט-רעאַטש פּראָדוקטן |
אַנטלויפן | 3A991A2 |
HTSUS | 8542.31.0001 |
איינריכטונגען:
• איין אַרויסגעבן, 32-ביסל קפּו האַרץ קאָמפּלעקס (ע200ז0)
- קאָמפּליאַנט מיט די Power Architecture® עמבעדיד
קאַטעגאָריע
- ינקלודז אַן ינשורינג גאַנג ענכאַנסמאַנט אַלאַוינג
וועריאַבאַל לענג קאָדירונג (VLE) פֿאַר קאָד גרייס שפּור
רעדוקציע.מיט די אַפּשאַנאַל קאָדירונג פון געמישט 16-ביסל
און 32-ביסל ינסטראַקשאַנז, עס איז מעגלעך צו דערגרייכן
באַטייטיק קאָד גרייס שפּור רעדוקציע.
• אַרויף צו 512 קב אויף-שפּאָן קאָד פלאַש געשטיצט מיט די בליץ
קאָנטראָללער און ECC
• 64 (4 × 16) קב אויף-שפּאָן דאַטן בליץ זכּרון מיט ECC
• אַרויף צו 48 קב אויף-שפּאָן SRAM מיט ECC
• זכּרון שוץ אַפּאַראַט (מפּו) מיט 8 געגנט דיסקריפּטאָרס
און 32-ביטע געגנט גראַנולאַריטי
• ינטעראַפּט קאַנטראָולער (INTC) מיט 148 ינטעראַפּט וועקטאָרס,
אַרייַנגערעכנט 16 פונדרויסנדיק יבעררייַסן קוואלן און 18 פונדרויסנדיק
יבעררייַסן / וועקאַפּ קוואלן
• אָפטקייַט מאַדזשאַלייטיד פאַסע-פארשפארט שלייף (FMPLL)
• קראָססבאַר באַשטימען אַרקאַטעקטשער פֿאַר קאַנקעראַנט אַקסעס צו
פּעריפעראַלס, בליץ זכּרון אָדער באַראַן פֿון קייפל ויטאָבוס
הארן
• שטיוול אַסיסט מאָדולע (BAM) שטיצט ינערלעך בליץ
פּראָגראַממינג דורך אַ סיריאַל לינק (CAN אָדער SCI)
• טימער שטיצט אַרייַנשרייַב / רעזולטאַט טשאַנאַלז פּראַוויידינג אַ קייט פון
16-ביסל אַרייַנשרייַב כאַפּן, רעזולטאַט פאַרגלייַכן און דויפעק ברייט
מאַדזשאַליישאַן פאַנגקשאַנז (eMIOS-lite)
• 10-ביסל אַנאַלאָג-צו-דיגיטאַל קאַנווערטער (ADC)
• 3 סיריאַל פּעריפעראַל צובינד (דספּי) מאַדזשולז
• אַרויף צו 4 סיריאַל קאָמוניקאַציע צובינד (LINFlex)
מאָדולעס
• אַרויף צו 6 ענכאַנסט פול קענען (פלעקסקאַן) מאַדזשולז מיט
קאָנפיגוראַבלע באַפערז
• 1 ינטער יק קאָמוניקאַציע צובינד (י2ק) מאָדולע
• אַרויף צו 123 קאַנפיגיעראַבאַל גענעראַל ציל פּינס שטיצן
אַרייַנשרייַב און רעזולטאַט אַפּעריישאַנז (פּעקל אָפענגיק)
• פאַקטיש צייט קאָונטער (RTC) מיט זייגער מקור פֿון 128 כז
אָדער 16 מהז ינערלעך רק אַסאַלייטער וואָס שטיצט אָטאַנאַמאַס
וועקן זיך מיט 1 MS האַכלאָטע מיט מאַקסימום טיימאַוט פון 2
סעקונדעס
• אַרויף צו 6 פּעריאָדיש יבעררייַסן טיימערז (PIT) מיט 32-ביסל טאָמבאַנק
האַכלאָטע
• 1 סיסטעם מאָדולע טיימער (סטם)
• נעקסוס אַנטוויקלונג צובינד (NDI) פֿאַר IEEE-ISTO
5001-2003 קלאַס צוויי פּלוס נאָרמאַל
• מיטל / ברעט גרענעץ סקאַן טעסטינג געשטיצט מיט פּער
Joint Test Action Group (JTAG) פון IEEE (IEEE 1149.1)
• אויף-שפּאָן וואָולטידזש רעגולאַטאָר (וורעג) פֿאַר רעגולירן פון
אַרייַנשרייַב צושטעלן פֿאַר אַלע ינערלעך לעוועלס.